VESA推動顯示器用內(nèi)部傳輸技術(shù)標(biāo)準(zhǔn)化

來源:技術(shù)在線 更新日期:2010-05-13 作者:佚名

    從事顯示器相關(guān)標(biāo)準(zhǔn)化等業(yè)務(wù)的VESA(視頻電子標(biāo)準(zhǔn)協(xié)會)將顯示器用內(nèi)部傳輸技術(shù)“Internal DisplayPort(iDP)”作為VESA的標(biāo)準(zhǔn)性能參數(shù)發(fā)布。iDP是由意法合資的意法半導(dǎo)體及韓國LG顯示器以數(shù)字接口規(guī)格“DisplayPort”的傳輸技術(shù)為基礎(chǔ)開發(fā)而成的。此前一直在VESA內(nèi)部推進iDP的標(biāo)準(zhǔn)化進程。

    iDP的特點是每對信號線的數(shù)據(jù)傳輸速度高達3.24Gbit/秒。通過實現(xiàn)高速化,信號線數(shù)量可較原來的LVDS大幅削減。這樣,可減小空間、降低成本、削減電磁噪聲。

    iDP主要用于圖像處理等的SoC與液晶面板的時序控制器(Timing Controller)間的數(shù)據(jù)傳輸?shù)取1热,傳輸像素?080p、幀頻為240幀/秒,RGB各色為10bit的影像信號時,iDP只需17根信號線即可。而原來的LVDS需要96根信號線。

    另外,支持iDP的LSI已實現(xiàn)產(chǎn)品化,意法半導(dǎo)體目前正在樣品供貨。

   

廣告聯(lián)系:010-82755684 | 010-82755685 手機版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時代網(wǎng) 版權(quán)所有 關(guān)于投影時代 | 聯(lián)系我們 | 歡迎來稿 | 網(wǎng)站地圖
返回首頁 網(wǎng)友評論 返回頂部 建議反饋
快速評論
驗證碼: 看不清?點一下
發(fā)表評論